·高效能3.3- V的EEPROM中的可编程逻辑器件(PLD)的第二代多阵列矩阵内置架构
·3.3- V在系统可编程能力(ISP),通过内置的IEEE标准。 1149.1联合测试行动组(JTAG)接口与先进的引脚锁定功能
- 最大7000AE设备在系统编程(ISP)的电路与IEEE标准兼容。
-EPM7128A并EPM7256A设备的ISP电路与IEEE标准兼容。
·内置的边界扫描测试(英国夏令)电路和IEEE标准兼容。
·支持JEDEC的果酱标准测试和编程语言(STAPL)JESD- 71
·增强的ISP功能
- 增强的ISP算法更快的编程(不包括EPM7128A和EPM7256A设备)
-ISP_Done位,以确保完成(不包括EPM7128A和EPM7256A设备)编程
- 上拉电阻的I / O引脚在系统内编程
·引脚兼容与流行的5.0- V最大7000S设备
·高密度可编程逻辑器件
·扩展的温度范围
上一篇:IC解密之EPM7032V芯片破解
下一篇:最新IC解密技术